

# Eletrônica Digital I

Capítulo II Elementos de Memória

Aula C – Conceito de Latch e Flip-flop

Prof. MSc. Bruno de Oliveira Monteiro Engenheiro de Telecomunicações



Os circuitos combinacionais até agora estudados não possuem memória, uma vez que os seus níveis lógicos de saída, em qualquer instante de tempo, dependem apenas dos níveis lógicos presentes em suas entradas nos mesmos instantes, ou seja, nenhuma condição de entrada anterior tem efeito sobre as saídas atuais.

Nos circuitos sequenciais os níveis lógicos em suas saídas dependem dos níveis lógicos nas suas entradas e de seus estados anteriores, que permanecem armazenados, sendo, geralmente sistemas pulsados, ou seja, operam sob o comando de uma sequência de pulsos denominada *clock*.

Em eletrônica digital, o elemento de memória mais importante é o **flip-flop**, construído a partir de um conjunto de portas lógicas.

Como já vimos, uma porta lógica não possui memória e, portanto, por si só, não tem capacidade de armazenamento. Um elemento de memória pode ser criado a partir da utilização de um conjunto de portas lógicas e da aplicação do conceito de realimentação, que consiste em conectar a saída de determinadas portas às entradas de outras portas apropriadas.

Os flip-flops são produzidos a partir de diferentes arranjos de portas lógicas realimentadas.

O flip-flop também é denominado *latch* ou **multivibrador biestável**. O termo multivibrador biestável é pouco utilizado, mas o termo latch é usado para denominar certos tipos de flip-flops.

A figura abaixo ilustra um flip-flop genérico:



Flip-flop (Latch) RS com Entrada Clock (Enable):



Flip-flop (Latch) RS com entrada Clock (Enable)

Na figura anterior as saídas  $\mathbf{Q} \in \overline{\mathbf{Q}}$  são opostas entre si, isto é, se  $\mathbf{Q} = 1$ , então  $\mathbf{Q} = 0$ . A pricipal saída do FF é a  $\mathbf{Q}$ , denominada saída normal, sendo a saída Q denominada saída invertida. Sempre que fazemos referência ao estado de um FF, estamos nos referindo ao estado da sua saída Q, ou seja, se dissermos que um FF está no estado ALTO (1), estamos afirmando que  $\mathbf{Q} = 1$  e se dissermos que o FF está no estado BAIXO (0), estamos afirmando que  $\mathbf{Q} = 0$ . Para que um FF comute entre seus possíveis estados de saída, basta que uma de suas entradas seja ativada momentanea mente (pulssada), sendo que sua saída irá perma necer no novo estado após o término do pulso de entrada, caracterizan do sua memória.

Quando os níveis nas entradas de um FF fizerem sua saída ir para o estado ALTO ( $\mathbf{Q}=1$ ) dizemos que ele foi "setado" e quando sua saída for para o estado BAIXO ( $\mathbf{Q}=0$ ) que ele foi limpo "ressetado". Dessa maneira, muitos FFs têm entrada "SET" e "RESET" (CLEAR), usadas para colocar a saida em um estado específico.

Os flip-flops possuem uma entrada de *clock*, denominadas **CLK**, **CK** ou **CP** (*Clock Pulse*). A entrada CLK é ativada pela transição do sinal de clock, o que é indicado por um triângulo na entrada CLK.

O que difere os FFs dos latches é o fato serem ativados na transição do pulso de clock, enquanto os latches são disparados por níveis.

Flip-flop (latch) RS Básico:



Flip-flop (latch) RS Básico construído a partir de portas NE

# Montagem da tabela do latch RS

Flip-flop (latch) RS Básico construído a partir de portas NE

| S | R | Q <sub>a</sub> | $Q_{f}$ |
|---|---|----------------|---------|
| 0 | 0 | 0              |         |
| 0 | 0 | 1              |         |
| 0 | 1 | 0              |         |
| 0 | 1 | 1              |         |
| 1 | 0 | 0              |         |
| 1 | 0 | 1              |         |
| 1 | 1 | 0              |         |
| 1 | 1 | 1              |         |



Q<sub>a</sub> → Estado anterior da saída Q

 $Q_f \rightarrow Estado futuro da saída Q$ 

| S | R | Q <sub>a</sub> | Q <sub>f</sub> |
|---|---|----------------|----------------|
| 0 | 0 | 0              | 0              |
| 0 | 0 | 1              | 1              |
| 0 | 1 | 0              | 0              |
| 0 | 1 | 1              | 0              |
| 1 | 0 | 0              | 1              |
| 1 | 0 | 1              | 1              |
| 1 | 1 | 0              | X              |
| 1 | 1 | 1              | X              |

**Tabela Verdade** 







Não permitido, pois  $\mathbf{Q} = \mathbf{Q}$ 



Não permitido, pois  $\mathbf{Q} = \overline{\mathbf{Q}}$ 

#### Tabela Verdade para o Flip-flop (latch) RS:

| S | R | Q <sub>a</sub> | $Q_f$ |   |
|---|---|----------------|-------|---|
| 0 | 0 | 0              | 0     |   |
| 0 | 0 | 1              | 1     |   |
| 0 | 1 | 0              | 0     | ĺ |
| 0 | 1 | 1              | 0     |   |
| 1 | 0 | 0              | 1     |   |
| 1 | 0 | 1              | 1     |   |
| 1 | 1 | 0              | 1     |   |
| 1 | 1 | 1              | 1     |   |

Fixa  $Q_f = Q_a$ 

Fixa Q<sub>f</sub> em 0

Fixa Q<sub>f</sub> em 1

**Não Permitido** 

| S | R | Q <sub>f</sub> |
|---|---|----------------|
| 0 | 0 | $Q_a$          |
| 0 | 1 | 0              |
| 1 | 0 | 1              |
| 1 | 1 | Χ              |

**Tabela Verdade** 

Flip-flop (Latch) RS com Entrada Clock (Enable) Clock (Transição de Subida):



Flip-flop (Latch) RS com Entrada Clock (Enable)

Clock (Transição de Subida):



| CLK | Q <sub>f</sub> |
|-----|----------------|
| 0   |                |
| 1   |                |

Flip-flop (Latch) RS com Entrada Clock (Enable)

Clock (Transição de Subida)

CLK = 1: O Flip-Flop atua como um (latch RS)

CLK = 0: O Flip- flop com entrada Clock igual a 0 as estradas do FF será Qa.





Entrada Clock em "1"

Flip-flop (Latch) RS com Entrada Clock (Enable) Clock (Transição de Subida):



| CLK | Q <sub>f</sub> |
|-----|----------------|
| 0   | $Q_a$          |
| 1   | RS Básico      |



Flip-flop (Latch) RS com Entrada Clock (Enable) Clock (Transição de Descida):



Flip-flop (Latch) RS com Entrada Clock (Enable)

Clock (Transição de Descida):



| CLK | Q <sub>f</sub> |
|-----|----------------|
| 0   |                |
| 1   |                |

Flip-flop (Latch) RS com Entrada Clock (Enable)

Clock (Transição de Descida)

CLK = 0: O Flip-Flop atua como um (latch RS)

CLK = 1: O Flip- flop com entrada Clock igual a 0 as estradas do FF será Qa.







Flip-flop (Latch) RS com Entrada Clock (Enable)

Clock (Transição de Descida):



Flip-flops RS com Entrada Clock:



Flip-flop ativado pela borda de subida (a) ou pela borda de descida (b)

#### Circuito Detector de Borda:



Circuito detector de borda positiva (a) e de borda negativa (b)

**Pulsos Digitais:** Os sinais que "ativam" ou "disparam" os sistemas digitais são denominados **pulsos**. Os pulsos podem ser positivo ou negativo, como ilustrado na figura abaixo.



**Exercício 1:** As formas de onda abaixo são aplicadas nas entradas do latch. Considerando que inicialmente Q = 1, determine a forma de onda na saída Q.



**Exercício 2:** Determine a forma de onda na saída Q do FF da figura abaixo, considerando as formas de onda mostradas e que o mesmo encontra-se inicialmente no estado baixo.





#### Resposta Exercício

| S | R | CLK      | Q <sub>f</sub> |
|---|---|----------|----------------|
| 0 | 0 | <b></b>  | Qa             |
| 0 | 1 | <b>↑</b> | 0              |
| 1 | 0 | <b>↑</b> | 1              |
| 1 | 1 | <b>↑</b> | Х              |

Tabela Verdade



**Exercício 3:** Levante a tabela verdade do flip-flop da figura abaixo e identifique as entradas S e R.



#### Resposta do Exercício 3



| Х | Υ | $Q_{f}$ |
|---|---|---------|
| 0 | 0 | $Q_a$   |
| 0 | 1 | 1       |
| 1 | 0 | 0       |
| 1 | 1 | Х       |





# Bons Estudos

Prof. MSc. Bruno de Oliveira Monteiro Engenheiro de Telecomunicações

